# OOO Arquitetura de Computadores

Capítulo 16 Processamento Paralelo

Profa. Gisele S. Craveiro

# 0 0 0 Tópicos

- o Organizações de múltiplos processadores
- Multiprocessadores simétricos
- o Coerência de cache
- o Clusters
- o Acesso não-uniforme a memória (NUMA)
- Computação Vetorial

# 

- o Única instrução, único dado (SISD -Single instruction, single data stream)
- o Única instrução, múltiplos dados (SIMD -Single instruction, multiple data stream)
- o Múltiplas instruções, único dado (MISD -Multiple instruction, single data stream)
- o Múltiplas instruções, múltiplos dados (MIMD -Multiple instruction, multiple data stream)

# o o o Única instrução, único dado (SISD)

- Único processador.
- o Única sequência de instruções.
- Dados armazenados em um única memória.
- o Exemplos: sistema uniprocessador.

# Única instrução, múltiplos dados (SIMD)

- o Única instrução de máquina controla a execução simultânea de um certo número de elementos de processamento.
- o Cada elemento de processamento tem uma memória de dados associada.
- o Cada instrução é executada em um conjunto diferente de dados por um processador diferente.
- o Exemplos: processadores vetoriais e matriciais.

# o o o Múltiplas instruções, único dado (MISD)

- o Sequência de dados transmitida a um conjunto de processadores.
- o Cada processador executa uma sequência diferente de instruções.
- Nunca foi implementado.

# Múltiplas instruções, múltiplos dados (MIMD)

- o Conjunto de processadores.
- o Executa simultaneamente sequências diferentes de instruções.
- o Conjuntos de dados distintos.
- o Exemplos: SMPs, clusters e sistemas NUMA.

## 000 MIMD Visão Geral

- Processadores de propósito geral.
- Cada processador pode executar todas as instruções.
- Subdivididos de acordo com a forma de comunicação entre os processadores:
  - o SMP (memória compartilhada);
  - NUMA: tempo de acesso não-uniforme;
  - o Clusters: comunicação via rede.

# o o o Taxonomia de Arquiteturas de Processadores Paralelos



0 0 0

## Organizações SISD



- o CU Unidade de Controle
- o IS Sequência de Instruções
- PU Unidade de Processamento
- DS Sequência de dados
- MU Unidade de Memória

000

## Organizações Paralelas: SIMD



- o PE Elemento de Processamento
- ML Memória Local

# Múltiplas instruções, múltiplos dados (MIMD)

- Conjunto de processadores.
- o Executa simultaneamente sequências diferentes de instruções.
- Conjuntos de dados distintos.
- Exemplos: SMPs, clusters e sistemas NUMA.

# MIMD - Multiprocessador Simétrico

- o Processadores compartilham memória.
- o Comunicação via memória compartilhada.
- SMP Symmetric Multiprocessor
  - o Compartilham uma memória única ou conjunto
  - o Compartilham barramento de acesso à memória
  - o Tempo de acesso à memória para uma dada área é aproximadamente o mesmo para qualquer processador.

# Vários processadores, memória compartilhada





## OOO MIMD - NUMA

- Nonuniform memory access ou Acesso nãouniforme à memória
- Tempo de acesso a diferentes regiões da memória pode ser diferente para o processador.

## o o o MIMD - Clusters

- o Coleção de uniprocessadores ou de SMPs independentes interconectados.
- o Comunicação via caminho fixo ou conexões de rede.



## o o o Organizações Paralelas: MIMD - Memória Distribuída





## 0 0 0 Multiprocessadores simétricos

- Refere-se tanto a arquitetura de hardware, quanto ao comportamento do sistema operacional.
- o Sistema de computador independente.

## 0 0 0

## Multiprocessadores simétricos

## Características:

- Todos os processadores compartilha acesso a dispositivos de I/O.
- Todos os processadores podem desempenhar as mesmas funções (daí o termo simétrico)
- Controlado por SO integrado:
  - o Provê interação entre processadores.
  - o Interação a nível de tarefas, arquivos e dados.

# Multiprogramação e Multiprocessamento



0 0 0

## Vantagens de Arquitetura SMP

- o Desempenho
- o Tolerância a defeito
- O Crescimento incremental:
  - o usuário pode aumentar o desempenho do sistema adicionando novos processadores.
- o Escalabilidade:
  - fabricantes podem oferecer variedade de produtos com características de desempenho e custo diferentes (número de processadores).

# o o o Organização de Sistema Multiprocessador



# O O O Classificação da Organização

- Tempo compartilhado ou barramento comum
- Memória com múltiplas portas
- o Unidade de controle central

## <sup>0</sup> <sup>0</sup> Barramento de tempo compartilhado

- o Forma mais simples de construção SMP
- o Estrutura e interface similar a sistema de único processador.
- o Provê os seguintes recursos:
  - o endereçamento: distinguir módulos conectados sao barramento.
  - o arbitração: qualquer módulo de I/O pode funcionar temporariamente como mestre.
  - o compartilhamento de tempo: se um módulo controla o barramento, os demais devem suspender a operação e esperar a liberação.

## Organização de SMP



# Barramento de tempo compartilhado - Vantagens

- Simplicidade
- o Flexibilidade:
  - o expansão
- Confiabilidade:
  - o barramento é um meio passivo, e a falha em um dispositivo a ele conectado não deve causar a falha no sistema como um todo.

# Barramento de tempo compartilhado - Desvantagens

- o Desempenho:
  - Limitada pelo tempo de ciclo do barramento.
- Cada processador deveria ter cache local
  - o Reduziria número de acessos ao barramento.
  - o Introduziria problemas de coerência de cache

0 0 0

## IBM zSeries



CP = central processor

MBA = memory bus adapter MSC = main store control

SCE = system control element

Gisele S. Craveiro EASMI = synchronous memory interface

- Memória com múltiplas portas

  o Cada processador e módulos de I/O possui acesso direto e independente aos módulos de memória.
  - Conflitos de acesso
    - Lógica para resolução de conflitos.
    - o Normalmente: prioridade permante associada a cada porta.
  - o Pouca ou nenhuma modificação necessária nos processadores e módulos de I/O.

# Memória com múltiplas portas Vantagens e Desvantagens

- o Mais complexa:
  - o lógica extra no sistema de memória.
- o Melhor desempenho:
  - o caminho dedicado.
- Possível configurar partes da memória como dedidada a um processador ou I/O
  - o aumenta segurança (acessos)
- o Deve utilizar política de escrita direta no cache (write through).

## 000 Unidade de controle central

- o Comanda fluxos de dados distintos de e para módulos diferentes (processador, memória, I/O).
- o Pode armazenar requisições temporariamente.
- Executa funções de arbitração e temporização.

## 000 Unidade de controle central

- o Passa mensagens de controle e de estado entre processadores.
- Alerta quando cache é atualizado.
- Utilizada em sistemas como IBM 5/370, porém raramente utilizada atualmente.

# Unidade de controle central - Vantagens e Desvantagens

- o Flexível e simples:
  - Interfaces dos módulos são as mesmas.
- UCC complexa!
  - Potencial gargalo no sistema.

# Questões de Sistemas Operacionais

- Processos concorrentes simultâneos
- Escalonamento (scheduling)
- Sincronização
- Gerenciamento de memória
- Confiabilidade e tolerância a falhas

## 0 0 0 Coerência de cache

- Problema: múltiplas cópias do mesmo dado em caches diferentes!
- o Pode resultar em inconsistência do ponto de vista da memória!
- o Política write back (escrita de volta): pode levar diferenças nos chaches.
- o Política write through: precisa monitorar tráfego cache-memória.

## o o o Soluções por Software

- Compilador e SO tratam o problema.
- o Detecção de potenciais problemas em tempo de compilação.
- o Complexidade de projeto transferida do hardware para software.
- Porém as decisões por software tendem a decisões conservadoras:
  - o utilização ineficiente do cache.

### o o o Soluções por Software

- Abordagem mais simples:
- o evita que variáveis compartilhadas sejam armazenadas em cache
- o Abordagem mais eficiente:
- o analisa o código para determinar períodos em que variáveis compartilhadas possam ser armazenadas em cache de forma segura.

## 000 Soluções por hardware

- o Protocolos de Coerência de Cache. Características:
- o Tempo de execução.
- Reconhecimento dinâmico de potenciais problemas.
- Transparente para programador e compilador.
- Uso mais eficiente do cache.

# 000 Soluções por hardware

- o Dois tipos:
- Protocolos de Diretório.
- o Protocolos de Monitoração (Snoopy protocols).

## 000 Protocolosde Diretório

- Coleta e mantém informação sobre as cópias de dado em cache.
- Controlador central: Diretório armazenado em memória principal. Requisições são verificadas no diretório.
- Cria gargalo central.
- o Eficazes em sistemas de grande escala.

## 000 Protocolos de Monitoração

- o Distribui responsabilidade de coerência de cache entre os controladores de cache.
- o Cache reconhece que a linha é compartilhada.
- o Anuncia atualizações a demais caches.
- Adequada a multiprocessadores baseados em barramento.
- Aumenta tráfego no barramento

# 000 Protocolosde Monitoração

- o Duas abordagens:
- o escrita com invalidação (write-invalidate);
- o escrita com atualização (write-update).

# o o o update) Escrita comatualização (write-update)

- Múltiplos leitores e escritores.
- Linha atualizada é distribuída a todos os demais processadores.

# Escrita cominvalidação (write-invalidate)

- o Múltiplos leitores, apenas um escritor.
- Quando uma escrita é requisitada, a linha nos demais caches é invalidada.
- Processador escritor terá acesso exclusivo, até que a linha seja requisitada por outro processador.
- o Usado no Pentium II e PowerPC.
- Estado de cada linha é marcado como: modified, exclusive, shared or invalid (MESI).

#### 000

#### Diagrama de Estados



## o o o O Aumentando o desempenho

 Desempenho do processor pode ser medido pela taxa de execução de instruções

- of freq. de clock frequency, em MHz
- o IPC média de instruções por ciclo



## o o o O Aumentando o desempenho

- Aumento de desempenho pode ser dado através do aumento da freq de clock e o aumento do número de instruções completas por ciclo
- o Pode estar alcançado o limite
- Complexidade
- o Consumo de energia

# o o o Definições de threads e

#### processos

- o Thread em processadores multithreaded pode ser ou não a mesma coisa que threads de software
- o Processo:
  - Uma instancia da execução de programa
  - Posse de recurso
    - Espaço de endereçamento virtual para manter a imagem do processo
  - Escalonamento/execução
  - Troca de processo

# o o o Definições de threads e

#### processos

- o Thread: unidade despachável de trabalho dentro de um processo
  - o Inclui o contexto (contador de programa e ponteiro de pilha) e área de dados para a pilha
  - Thread executa sequencialmente
  - Interrompível: processador pode trocar para outra thread
- Troca de thread
  - Processador troca entre threads do mesmo processo
  - Tipicamente custa menos que a troca de processo

#### 0 0 0

### Abordagens de Multithreading

#### Intercalada

- Granularidade fina
- Processador lida com dois ou mais contextos de threads ao mesmo tempo
- Troca de thread a cada ciclo de clock
- Se a thread é bloqueada ela é pulada

#### Bloqueada

- o Granularidade grossa
- o Thread executada até que ocorre um evento que cause demora
- Ex .Cache miss
- Efetiva em processador in-order
- o Evita pipeline stall

# o o o Abordagens de Multithreading

- Simultânea (SMT)
  - As instruções são simultaneamente enviadas a partir de múltiplas threads para unidades de execução de processador superscalar
- Multiprocessamento de Chip
  - o Processador é replicado num único chip
  - Cada processador lida com threads separadas

#### 0 0 0

## Processador Escalar -

#### Abordagens



000

#### Envio de múltiplas instruções (1)



000

#### Envio de múltiplas intruções (2)



### 0 0 0 Threads Simultâneas



### 0 0 0 Clusters

- Alternativa a SMP. Bom desempenho. Alta disponibilidade.
- Atrativo para aplicações baseadas em servidores.
- Melhor relação custo/desempenho.

### 0 0 0 Clusters

- o Grupo de computadores completos interconectados.
- Trabalham juntos, como um recurso de computação unificado.
- Cria a ilusão de ser uma máquina única. Cada computador é um nó do cluster.

## 0 0 0 Configurações de Clusters

- Classificação simples:
- Servidor Independente, sem compartilhamento de discos.
- Discos compartilhados.

# Servidor Independente, sem compartilhamento de discos discos



### 0 0 0 Discos Compartilhados



#### 0 0 0 Sistemas Operacionais

- o Gerenciamento de falhas:
  - o Cluster tolerante a falha:
  - todos os recursos sempre disponíveis;
  - o uso de discos compartilhados redundantes; mecanismos para manter cópias de transações ainda não confirmadas e para confirmar transações completadas.
- o Balanceamento de carga:
  - o mecanismos para incluir um computador adicionado ao cluster no escalonamento.

### Computação Paralela

- o Compilação Paralela
  - Determina em tempo de compilação que partes podem ser executadas em paralelo
  - Divisão em diferentes computadores
- Aplicação
  - Aplicação escrita desde o início para ser paralela
  - Passagem de mensagem para mover dados entre os nós
  - Difícil de programar, porém obtém melhores resultados
- o Computação Paramétrica
  - Problema é a execução de um algoritmo sobre diferentes conjuntos de dados. Ex. Simulação usando diferentes cenarios
  - Necessita de ferramentas para organizar a execução
    Gisele S. Craveiro EACH USP

    ACH 2055 Arquitetura de Computadores 2010

# Arquitetura de um cluster computacional



### O O O Cluster X SMP

#### SMP:

- o configuração mais fácil;
- o mais próximo do uniprocessador; principal mudança de uniprocessador: função de escalonamento:
- menor espaço físico e menos energia;
- o produtos estáveis.

## 000 Cluster X SMP

- o Cluster:
  - o maior escalabilidade absoluta e incremental;
  - o melhor disponibilidade.
- o Tendência: clusters.

# o o o Acesso não-uniforme a memória (NUMA)

- o todos os processadores acessam a memória principal via "lw e sw".
- o Tempo de acesso difere conforme a região da memória sendo usada e processador. "Equivalente" a cluster.
- o NUMA com coerência de cache:
  - o sistema NUMA com coerência de cache dos vários processadores.

### 000 NUMA: Motivação

- o SMP praticamente alcançou o limite de processadores
  - o Tráfego no barramento limita entre 16-64 processadores
- Nos clusters cada nó tem sua memória
  - o Aplicações não veem uma grande memória global
  - o Coerência mantida por software e não por hardware
- NUMA procura manter características do SMP aliadas ao multiprocessamento em larga escala
  - o ex. Silicon Graphics Origin NUMA com 1024 processadores MIPS

### 000 NUMA: Objetivo

 Manter, de forma transparente, uma visão de uma grande e única área de memória do sistema, permitindo ao mesmo tempo vários nós multiprocessadores, cada qual com seu próprio barramento ou outro sistema interno de interconexão.

#### O O O Organização CC-NUMA



# o o o O CC-NUMA: Vantagense Desvantagens

- o Desempenho efetivo em níveis de paralelismo maior que SMP.
- o Desempenho diminui de possui muitos acessos a memória localizada em nós remotos.
- Sistema não é transparente como SMP: modificações de 50 e programa. Disponibilidade depende da implementação do sistema.

### 000 Computação Vetorial

- Necessidade de resolver problemas matemáticos relativos a processos reais, como em aerodinâmica, sismologia, meteorologia e física atômica, nuclear e de plasma.
- o Requerem:
  - o alta precisão numérica;
  - o operações aritméticas de ponto flutuante em grandes vetores de números.

#### O O O Processador Matricial

- Supercomputador: otimizado para computação vetorial, porém suporta operações de propósito geral (escalares e tarefas de processamento de dados genéricas).
- Processador Matricial: não inclui processamento escalar!
  - o configurados como periféricos para executar partes vetorizadas de programas.

# o o o o Abordagens para processamento vetorial

- o Tarefa: efetuar operações aritméticas sobre vetores ou matrizes de números de ponto flutuante.
- o Em computador de propósito geral:
- o requer iteração sobre cada elemento do vetor ou da matriz.
- o Processamento vetorial: operações manipulam vetor de dados unidimensional.

Organizações do processador

Input Pipelined ALU registers Memory Output register

(a) Pipelined ALU

- ALUs com pipelineALUs Paralelas
- Processadores Paralelos



o o o O Organizações do processador

